| NOM: | Prénom: | Signature: |
|------|---------|------------|
|      |         |            |

## ESIAL 1<sup>ÈRE</sup> ANNÉE MODULE PFSI

## CORRIGÉ DE L'ÉPREUVE DE RATTRAPAGE

Mercredi 18 Juin 2008

Durée: 30 minutes

(Répondre sur CETTE feuille)

## MICROPROGRAMMATION

On considère la machine décrite dans la documentation (identique à celle vue en cours)

1. Donner <u>toutes</u> les **actions** (i.e. **qui changent l'état de la machine**, c'est à dire affectations des cases mémoire, des compteurs, des registres ou des bascules d'indicateurs) nécessaires pour effectuer *l'instruction complète* suivante :

## ANI #IVAL, R5, R2

En particulier, cette instruction "ANd Immediate" en mode d'adressage immédiat

- \*charge le registre R2 avec le ET bit à bit du mot IVAL en mode immédiat et du contenu de R5
- \* modifie les indicateurs du registre d'état SR en fonction du résultat chargé ;
- \* effectue la logistique nécessaire pour que l'instruction suivante puisse s'effectuer correctement;

(Comme en cours, on suppose qu'au début de l'exécution de l'instruction le registre d'instruction IR contient déjà le code de cette instruction et le compteur ordinal PC pointe sur le mot qui le suit en mémoire).

| CYCLE | ACTION                                  | IS                                                       | État après le cycle                                                                    |
|-------|-----------------------------------------|----------------------------------------------------------|----------------------------------------------------------------------------------------|
| 0     | $R5 \rightarrow A$ ,                    | $\mu PC # 1 \rightarrow \mu PC$ ;                        | $A = contenu \alpha de R5, \mu PC=1$                                                   |
| 1     | $PC \rightarrow X$ ,                    | $\mu PC # 1 \rightarrow \mu PC$ ;                        | X pointe sur IVAL , μPC=2                                                              |
| 2     | $M[X] \bullet A \rightarrow A$ , ZVCN – | $ ightarrow$ SR , $\mu$ PC # 1 $ ightarrow$ $\mu$ PC ;   | $A = ET\_bit\_\grave{a}\_bit(IVAL, \alpha)$ ,<br>$SR = indications\ ZVCN$ , $\mu PC=3$ |
| 3     | $A \rightarrow R2$ , PC # 2 -           | $\rightarrow$ PC , $\mu$ PC # 1 $\rightarrow$ $\mu$ PC ; | R2 = ET(IVAL, $\alpha$ ) , $\mu$ PC=4<br>PC pointe sur instruction suivante            |
| 4     | $PC \rightarrow X$ ,                    | $\mu PC # 1 \rightarrow \mu PC$ ;                        | X pointe sur instr. suivante, μPC=5                                                    |
| 5     | $M[X] \rightarrow IR$ , PC # 2 -        | $ ightarrow$ PC , $0  ightarrow \mu$ PC ;                | IR=instruction suivante, PC pointe sur intr. encore suivante , μPC=0 .                 |

actions dans le même cycle séparées par, actions consécutives séparées par;

**2.** Déterminer la **valeur numérique** (*en binaire*) de chacun des **champs** du code de micro-instruction (**MIC**, « Micro-Instruction Code ») (répondre sur la feuille du sujet). Les champs dont la valeur est sans importance pourront être marqués •.

|       | ALU + A |   |   | REG FILE |   | QV | μV |     | C BUS |   | X   | SR BC |   | PC   |   | IR | μРС |    |
|-------|---------|---|---|----------|---|----|----|-----|-------|---|-----|-------|---|------|---|----|-----|----|
| cycle | Р       | L | Е | S        | L | Е  | Е  | μVC | Е     | W | ADS | L     | L | CC   | Т | Е  | L   | R* |
| 0     | 0000    | 1 | 0 | 0101     | 0 | 1  | 0  |     | 0     | _ | 0   | _     | 0 | 0000 | 0 | 0  | 0   | 0  |
| 1     |         | 0 | 0 |          | 0 | 0  | 0  |     | 0     | _ | 0   | 1     | 0 | 0000 | 0 | 1  | 0   | 0  |
| 2     | 0101    | 1 | 0 |          | 0 | 0  | 0  |     | 0     | 0 | 1   | _     | 1 | 0000 | 0 | 0  | 0   | 0  |
| 3     |         | _ | 1 | 0010     | 1 | 0  | 0  |     | 0     | _ | 0   | _     | 0 | 0000 | 1 | 0  | 0   | 0  |
| 4     |         | _ | 0 |          | 0 | 0  | 0  |     | 0     | _ | 0   | 1     | 0 | 0000 | 0 | 1  | 0   | 0  |
| 5     |         | _ | 0 |          | 0 | 0  | 0  |     | 0     | 0 | 1   | _     | 0 | 0000 | 1 | 0  | 1   | 1  |
| 6     |         |   |   |          |   |    |    |     |       |   |     |       |   |      |   |    |     |    |
| 7     |         |   |   |          |   |    |    |     |       |   |     |       |   |      |   |    |     |    |